matengfei
攻人之過勿太嚴,要思其堪受;教人以善勿過高,要令其可從。
級別: 論壇先鋒
精華主題: 0
發(fā)帖數(shù)量: 737 個
工控威望: 1054 點
下載積分: 2482 分
在線時間: 207(小時)
注冊時間: 2011-08-07
最后登錄: 2017-06-10
查看matengfei的 主題 / 回貼
樓主  發(fā)表于: 2013-04-16 05:37
圖片:
這張電路圖中C1、R1是起什么作用的,還有從芯片的第11腳到16腳上接的電阻、電容是起什么作用的,求指教。網(wǎng)上雖然有關(guān)于這張電路的說明,原理圖能看懂個大概,但接線圖上出現(xiàn)的這兩點,我卻弄不明白。望知道的能麻煩給小弟講解一下。
matengfei
攻人之過勿太嚴,要思其堪受;教人以善勿過高,要令其可從。
級別: 論壇先鋒
精華主題: 0
發(fā)帖數(shù)量: 737 個
工控威望: 1054 點
下載積分: 2482 分
在線時間: 207(小時)
注冊時間: 2011-08-07
最后登錄: 2017-06-10
查看matengfei的 主題 / 回貼
1樓  發(fā)表于: 2013-04-17 02:29
圖片:
內(nèi)部電路圖和管腳說明:管腳說明

引腳名稱功能說明

1A      可重復(fù)觸發(fā)和不可重復(fù)觸發(fā)選擇端。當A為“1”時,允許重復(fù)觸發(fā);反之,不可重復(fù)觸發(fā)

2 VO    控制信號輸出端。由VS的上跳變沿觸發(fā),使Vo輸出從低電平跳變到高電平時視為有效觸發(fā)。在輸出延遲時間Tx之外和無VS的上跳變時,Vo保持低電平狀態(tài)。

3 RR1 輸出延遲時間Tx的調(diào)節(jié)端

4  RC1   輸出延遲時間Tx的調(diào)節(jié)端

5   RC2  觸發(fā)封鎖時間Ti的調(diào)節(jié)端

6  RR2   觸發(fā)封鎖時間Ti的調(diào)節(jié)端

7  VSS   工作電源負端

8   VRF  參考電壓及復(fù)位輸入端。通常接VDD,當接“0”時可使定時器復(fù)位

9   VC   觸發(fā)禁止端。當Vc<VR時禁止觸發(fā);當Vc>VR時允許觸發(fā)(VR≈0.2VDD)

10  IB   運算放大器偏置電流設(shè)置端

11  VDD   工作電源正端

12   2OUT  第二級運算放大器的輸出端

13   2IN-    第二級運算放大器的反相輸入端

14    1IN+    第一級運算放大器的同相輸入端

15     1IN-    第一級運算放大器的反相輸入端

16     1OUT      第一級運算放大器的輸出端

可是就我上面提出的問題怎么理解呢?
matengfei
攻人之過勿太嚴,要思其堪受;教人以善勿過高,要令其可從。
級別: 論壇先鋒
精華主題: 0
發(fā)帖數(shù)量: 737 個
工控威望: 1054 點
下載積分: 2482 分
在線時間: 207(小時)
注冊時間: 2011-08-07
最后登錄: 2017-06-10
查看matengfei的 主題 / 回貼
2樓  發(fā)表于: 2013-04-17 02:33
12-16腳上接那些電阻電容什么意思啊,起什么作用呢?